ログイン
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 工学
  2. 発表論文(工学系)

粒度可変論理セルにおける算術演算向け配線アーキテクチャの一検討(バス・配線アーキテクチャ,FPGA応用及び一般)

http://hdl.handle.net/2298/18780
http://hdl.handle.net/2298/18780
a5bf7cc4-b081-4c8b-b0da-ed031219fffd
名前 / ファイル ライセンス アクション
110007131448.pdf 110007131448.pdf (759.0 kB)
Item type 学術雑誌論文 / Journal Article(1)
公開日 2011-05-11
タイトル
タイトル 粒度可変論理セルにおける算術演算向け配線アーキテクチャの一検討(バス・配線アーキテクチャ,FPGA応用及び一般)
言語
言語 jpn
キーワード
主題 リコンフィギャラブルロジックデバイス, 配線構造, 算術演算, Data Flow Graph, Reconfigurable Logic Device, Routing Architecture, Arithmetic operation
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_6501
資源タイプ journal article
著者 佐藤, 嘉晃

× 佐藤, 嘉晃

WEKO 110466

佐藤, 嘉晃

Search repository
趙, 謙

× 趙, 謙

WEKO 110467

趙, 謙

Search repository
尼崎, 太樹

× 尼崎, 太樹

WEKO 110468

尼崎, 太樹

Search repository
飯田, 全広

× 飯田, 全広

WEKO 110469

飯田, 全広

Search repository
末吉, 敏則

× 末吉, 敏則

WEKO 110470

末吉, 敏則

Search repository
内容記述
内容記述タイプ Other
内容記述 リコンフィギャラブルIP(Intellectual Property)をSoC(System on a chip)に搭載することで,専用回路であるASIC(Application Specific Integrated Circuit)の性能を生かしつつチップに柔軟性をもたせることができる.しかしながら,代表的なリコンフィギャラブルロジックデバイスのFPGA(Field Programmable Gate Array)をそのままIPとして用いるだけでは性能面で問題がある.そこで我々はリコンフィギャラブルIPとして粒度可変論理セルVGLC(Variable Grain Logic Cell)を提案している.従来のVGLCは汎用的な使用を目的としているのに対し,本稿では算術アプリケーションに特化した配線構造を提案する.データフローグラフより接続構造における特徴量を抽出し,配線構造として用いた場合の評価を行った.結果として,FFT,FIRを対象とした場合,クラスタ内部の論理ブロック数が4の場合に平均して最も実装効率が良くなった.また,両演算を同一の配線構造でマッピングを行う場合,それぞれ個別の配線構造と比較して,配線に要するスイッチ数の増加は33%に抑えられることがわかった.
内容記述
内容記述タイプ Other
内容記述 A Reconfigurable Logic Device (RLD), which has circuit programmability, is applied to embedded systems as a hardware Intellectual Property (IP) core. However, conventional RLDs,which are commercial Field Programmable Gate Arrays (FPGAs), cannot achieve efficient implementation. Then, we have proposed Variable Grain Logic Cess (VGLC) as a reconfigurable IP core. VGLC is a reconfigurable logic architecture that has both flexibility and high performance. Whereas traditional VGLC assumes general-purpose use, we propose routing architecture specialized in arithmetic applications, in this paper. We extract characteristic in the connection structure from a data flow graph, then think routing architecture using it. As a result, when we target FFT and FIR, four logic block in cluster is improves implementation efficiency most on average. In addition, when both operation are implemented by the same routing architecture, number of swiches increase 33% in comparison with each individual routing architecture.
書誌情報 情報処理学会研究報告. SLDM, [システムLSI設計技術]

巻 2009, 号 7, p. 177-182, 発行年 2009-01-22
書誌レコードID
収録物識別子タイプ NCID
収録物識別子 AA11451459
権利
権利情報 一般社団法人情報処理学会
情報源(ISSN)
関連名称 09196072
フォーマット
内容記述タイプ Other
内容記述 application/pdf
形態
値 758986 bytes
著者版フラグ
出版タイプ VoR
出版タイプResource http://purl.org/coar/version/c_970fb48d4fbd8a85
日本十進分類法
主題Scheme NDC
主題 548
その他の言語のタイトル
その他のタイトル A Study of Routing Architecture on Variable Grain Logic Cell for DSP Application : Guide to the Technical Report and Template
タイトル(ヨミ)
その他のタイトル リュウド カヘン ロンリ セル ニ オケル サンジュツ エンザン ムケ ハイセン アーキテクチャ ノ イチ ケントウ
出版者
出版者 一般社団法人情報処理学会
資源タイプ
内容記述タイプ Other
内容記述 論文(Article)
資源タイプ・ローカル
値 雑誌掲載論文
資源タイプ・NII
値 Journal Article
資源タイプ・DCMI
値 text
資源タイプ・ローカル表示コード
値 01
URL
内容記述タイプ Other
内容記述 http://ci.nii.ac.jp/naid/110007131448
コメント
値 本文データは学協会の許諾に基づきCiNiiから複製したものである
戻る
0
views
See details
Views

Versions

Ver.1 2023-06-19 18:22:20.445813
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR 2.0
  • OAI-PMH JPCOAR 1.0
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3